打印

[硬件] PCI-E 3.0 出爐

PCI-E 3.0 出爐

●Revision 0.9は夏の終わりまでにリリース

 上でもちょっと出てきた謎のRevision 0.71については後述するとして、とりあえず現状はRevision 0.9に向けての作業が進行中である(写真03)。またPCIe 2.1やSR-IOV/MR-IOVはすでに仕様策定が終了しており、Early Adopterベンダーが製品化を行なっていたりする(このあたりは別記事で)。そのPCIeであるが、すでに何度かレポートした話ではあるが改めてまとめて置くと

・転送速度を5GT/s→8GT/sに変更
・エンコーディングを8b/10bから128b/130bに変更

というのが大きな違いで、これに伴いイコライザーが多少追加されている(この話も後述)(写真04)。

 ちなみに何で8GT/sなのか? (写真05)という話も繰り返しておけば、単純に考えれば5GT/secの次は10GT/secなのだが、これをやろうとすると消費電力が増え、また PHYの設計が難しくなるために転送速度を8GT/sに落とすことで、これを解決したという話だ。ただし、単純に転送速度を落とすとそのまま帯域が落ちてしまう。一応Gen3の目標はGen2の倍の帯域なので、これを実現するためにエンコーディングの方法を変更したという形だ。

 もともとGen1/2で使われる8b/10b Encodingは、8bit分のデータに2bit分の制御信号を加えて10bitで転送するという形になる。なので、実効転送速度はGen1の 2.5GT/sの場合で250MB/sec/Lane、Gen2の5GT/sで500MB/sec/Laneとなる。一方Gen3は128bit分の信号に2bitの制御信号を加えて130bitで転送するという形になるので、オーバーヘッドは2÷130≒1.54%といったところである。実効転送速度もそういうわけで984.6MB/sec/Laneで、ほぼ1GB/sec/Laneに近い。厳密に言えば若干下回るが、ほぼGen2の倍の転送性能になると言っても問題ないだろう。

TOP

TOP

睇得明都唔駛貼日文呀話

TOP

引用:
Originally posted by Aware at 2010-6-26 21:32:
睇得明都唔駛貼日文呀話
●0.9版本發布於夏末

神秘出來的一個小的修改0.71如下所述,現在修訂 0.9目前的工作是正在進行中(03張照片)。支持PCIe 2.1和規格也SR-IOV/MR-IOV已開發已經完成,早期採用者或商業化的供應商不這樣做(在這方面是一個單獨的文章。)支持PCIe的是,這個故事已報導多次,但放在一起再次

傳輸速率 - 5GT的/秒→8GT / s的變化
8b/10b編碼 - 改為 128b/130b

最大的不同是增加了這一個小情商(見下文這個故事)(照片04)。

順便說一句什麼 8GT / s是什麼?(05張照片)也多次表示,大桶,考慮下面的簡單 10GT/sec 5GT/sec但是,在更多的權力這樣做,和PHY設計傳輸速度變得更加難以 8GT / s至,但他們解決它。然而,樂隊剛落,簡單地轉移放慢。第二代第3代暫定目標是雙重的帶寬,使他們改變了形式的編碼方法來實現這一目標。

原本第1代/ 2編碼 8B/10B編使用,8位數據,2位分鐘,另加價值 10位將控制信號的形式傳送。因此,有效傳輸速率的第一代2.5GT / s的案件250MB/sec/Lane,第二代的5GT的/秒,其中500MB/sec/Lane。會議紀要的第3代是128位信號以及控制信號 130bit 2位這樣的形式轉讓,開銷是2 ÷ 130≒1.54%實在。因此,即使是有成效的傳輸速率984.6MB/sec /Lane幾乎 1GB/sec/Lane關閉。略少於嚴格來說,你應該說是不錯的Gen2傳輸性能,幾乎將翻一番。

TOP